Register 8-bit ini memiliki keluaran totem-pole 3 STATE yang dirancang khusus untuk menggerakkan beban kapasitif tinggi atau impedansi relatif rendah. Status impedansi tinggi dan drive level logika tinggi yang ditingkatkan membuat register ini memiliki kemampuan untuk terhubung langsung ke dan mengemudikan jalur bus dalam sistem terorganisir bus tanpa perlu antarmuka atau komponen penarik. Mereka sangat menarik untuk mengimplementasikan register buffer, port I / O, dua arah pengemudi bus, dan register kerja.
Delapan pin DM74S373 adalah pin tipe-D transparan yang
berarti bahwa sementara pengaktifan (G) TINGGI, output Q akan mengikuti input
data (D). Saat mengaktifkan Jika diambil RENDAH, output akan dikaitkan pada
tingkat data yang telah diatur. Delapan flip-flop dari DM74S374 adalah flip-flop
Dtype edge-triggered. Pada transisi positif dari jam, keluaran Q akan diatur ke
status logika yang diatur pada masukan D. Input buffer pemicu Schmitt pada
jalur pengaktifan / jam menyederhanakan desain sistem karena penolakan derau ac
dan dc ditingkatkan sebesar 400 mV secara khas karena histeresis input. Input
kontrol output buffer dapat digunakan untuk menempatkan delapan output baik
dalam keadaan logika normal (logika TINGGI atau RENDAH level) atau status
impedansi tinggi. Dalam impedansi tinggi nyatakan output tidak memuat atau
menggerakkan jalur bus secara signifikan. Kontrol keluaran tidak mempengaruhi
operasi internal. Artinya, data lama bisa dipertahankan atau dapat dimasukkan lagi bahkan saat output MATI.
Tidak ada komentar:
Posting Komentar